|
新思科技和台积公司推动芯片创新,开发基于N4P制程技术的最广泛IP核组合
-新思科技的DesignWare接口和基础IP为基于台积公司N4P制程的高性能计算和移动SoC设计提供优化的功耗和性能 加利福尼亚州山景城 /美通社/ --
要点:
DesignWare接口IP核为基于台积公司 N4P制程技术的计算密集芯片设计提供高带宽低延迟的广泛协议解决方案
DesignWare基础IP核提供高速、面积优化的低功耗嵌入式存储器、逻辑库、GPIO和TCAM
基于台积公司N4P制程的广泛IP核组合是对新思科技经认证数字和定制设计方案的补充,极大加速了投片成功时间
新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)近日宣布与台积公司合作,基于台积公司N4P制程技术开发广泛的Synopsys DesignWare®接口和基础IP核组合,以促进芯片创新,助力开发者快速地成功设计出复杂的高性能计算(HPC) 和移动SoC。基于这一合作,开发者可基于台积公司的先进制程技术使用高质量IP核以实现设计和项目进度的严苛要求,并在性能、功耗、面积、带宽和延迟等方面进行优化。
台积公司N4P制程技术上的DesignWare接口和基础IP核计划于2022年第一度开始上市。
消息来源 : Synopsys, Inc.
版权声明:
本站部分内容、观点、图片、文字、视频来自网络,仅供大家学习和交流,真实性、完整性、及时性本站不作任何保证或承诺。如果本站有涉及侵犯您的版权、著作权、肖像权的内容,请联系我们(021-62511200),我们会立即审核并处理。
|
友情链接 |